帳號:
密碼:
相關物件共 4
聯電與Cadence合作數位設計參考流程 (2004.09.09)
聯華電子與益華電腦(Cadence)共同宣佈,針對以0.13微米及以下製程所設計的系統單晶片,合作推出數位設計參考流程。此設計參考流程所採用的IP元件庫與記憶體,係來自於提供矽驗證IP與ASIC設計服務的智原科技(Faraday Technology Corporation)
Cadence與聯華電子合作推出類比參考流程 (2004.04.28)
聯華電子與Cadence益華電腦共同宣佈,雙方已經針對日趨複雜的混合信號設計,合作推出類比參考流程。Cadence益華電腦Virtuoso平台參考流程已通過聯華電子0.18微米混合信號CMOS製程驗證
聯電與智原攜手 (2003.08.28)
聯華電子與智原科技27日宣佈:智原科技將擴大提供經聯電0.18、0.15及0.13微米矽製程認證通過之智財權(IP)。智原科技積極研發廣泛的智財權套件,以符合多重顧客群的
Mentor Graphics Calibre DRC 支援聯電90奈米製程 (2003.03.05)
明導國際 (Mentor Graphics) 於2月19日宣佈,聯電已開始提供能夠完整支援90奈米製程的CalibreR DRC (設計規則檢查) 規則檔案,它們可充份發揮Calibre最先進功能;自從1998年開始,Calibre就是聯電的實體驗證標準


  十大熱門新聞
1 意法半導體三相馬達驅動器整合評估板加速強化性能
2 Pilz開放式模組化工業電腦適用於自動化及傳動技術
3 SKF與DMG MORI合作開發SKF INSIGHT超精密軸承系統
4 宜鼎E1.S固態硬碟因應邊緣伺服器應用 補足邊緣AI市場斷層
5 Microchip支援NIDIA Holoscan感測器處理平台加速即時邊緣AI部署
6 Flex Power Modules為AI資料中心提供高功率密度 IBC 系列
7 瑞薩全新RA8 MCU系列將Arm Cortex-M85處理器高效引入成本敏感應用
8 Power Integrations推1700V氮化鎵切換開關IC
9 ROHM第4代1200V IGBT實現頂級低損耗和高短路耐受能力
10 英飛凌首款20 Gbps通用USB周邊控制器提供高速連接效力

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: [email protected]