|
Xilinx与IBM透过SuperVessel开发环境实现FPGA加速 (2016.04.08) 美商赛灵思(Xilinx)与IBM联合将透过SuperVessel OpenPOWER开发云端平台实现FPGA加速。透过内建在SuperVessel中的赛灵思SDAccel开发环境,可实现巨量资料分析与机械学习等高效能需求应用的开发 |
|
Xilinx展示56G PAM4收发器技术 (2016.03.14) 美商赛灵思(Xilinx)运用4阶脉冲振幅调变(PAM4)传输方式的56G收发器技术,开发出以16nm FinFET+为基础的可编程元件。针对下个世代的线路速率,PAM4解决方案是具可扩展性的传讯协定,将加倍现有基础架构频宽,进而协助推动下一波光纤和铜线互连乙太网路的部署 |
|
Xilinx拓展产业生态系与平台 (2016.02.26) 美商赛灵思(Xilinx)宣布透过拓展产业生态系与硬体平台加强其嵌入式视觉应用与工业物联网市场的产品系列。这项发表强化了赛灵思于2015年全新16奈米Zynq UltraScale+ MPSoC元件与软体定义SDSoC开发环境公用版 |
|
Xilinx拓展产业生态系与平台 (2016.02.26) 美商赛灵思(Xilinx)宣布透过拓展产业生态系与硬体平台加强其嵌入式视觉应用与工业物联网市场的产品系列。这项发表强化了赛灵思于2015年全新16奈米Zynq UltraScale+ MPSoC元件与软体定义SDSoC开发环境公用版 |
|
Xilinx收发器新技术为资料中心互连带来高成本效益 (2016.02.03) 美商赛灵思(Xilinx)宣布收发器技术有了新突破,为资料中心互连带来更高成本效益。赛灵思的Virtex UltraScale元件已可相容于25GE、50GE及100GE铜线、背板IEEE和相关规格要求,并可支援资料中心长达五公尺的铜线和一公尺长的背板互连 |
|
Xilinx高阶FinFET FPGA: 16奈米 Virtex UltraScale+元件出货 (2016.02.01) 美商赛灵思(Xilinx)宣布已将Virtex UltraScale+ FPGA供货给首家客户,此产品为采用台积公司16FF+制程的高阶FinFET FPGA。赛灵思积极接触超过百余家使用UltraScale+系列产品与设计工具的客户,并将元件和/或主机板出货给其中六十多家客户 |
|
Xilinx加入多核心协会OpenMP工作小组加速异质系统开发上市时程 (2016.01.29) 美商赛灵思(Xilinx)宣布加入多核心协会(Multicore Association;MCA)OpenAMP工作小组。该工作小组创立宗旨为建立标准机构,以提升异质系统开发的生产效率与上市时程。 Multicore Association董事长Markus Levy表示:「我们非常欢迎赛灵思致力于建立并带领新的MCA OpenAMP工作小组,并为开发异质系统贡献其在FPGA与SoC解决方案方面的丰富经验 |
|
Xilinx加入多核心协会OpenMP工作小组加速异质系统开发上市时程 (2016.01.29) 美商赛灵思(Xilinx)宣布加入多核心协会(Multicore Association;MCA)OpenAMP工作小组。该工作小组创立宗旨为建立标准机构,以提升异质系统开发的生产效率与上市时程。 Multicore Association董事长Markus Levy表示:「我们非常欢迎赛灵思致力于建立并带领新的MCA OpenAMP工作小组,并为开发异质系统贡献其在FPGA与SoC解决方案方面的丰富经验 |
|
Xilinx提供支援16奈米UltraScale元件公用版的工具与文件 (2015.12.11) 美商赛灵思(Xilinx)宣布提供支援16奈米UltraScale+系列公用版的工具及文件,其中包含Vivado设计套件HLx版、嵌入式软体开发工具、赛灵思功耗评估器(Power Estimator)与用于Zynq UltraScale+ MPSoC及Kintex UltraScale+元件的技术文件 |
|
Xilinx提供支援16奈米UltraScale元件公用版的工具与文件 (2015.12.11) 美商赛灵思(Xilinx)宣布提供支援16奈米UltraScale+系列公用版的工具及文件,其中包含Vivado设计套件HLx版、嵌入式软体开发工具、赛灵思功耗评估器(Power Estimator)与用于Zynq UltraScale+ MPSoC及Kintex UltraScale+元件的技术文件 |
|
Xilinx推出Vivado设计套件HLs版 (2015.12.02) 美商赛灵思(Xilinx)推出Vivado设计套件HLx版,为All Programmable SoC、FPGA元件及打造可重用的平台提供了全新超高生产效率的设计方法。全新的HLx设计套件包含高阶系统、设计和WebPACK版本 |
|
Xilinx推出全新Spartan-7 FPGA系列 (2015.11.24) 美商赛灵思(Xilinx)宣布为高度成本考量的应用推出I/O密集型元件的Spartan-7 FPGA系列。全新系列元件可因应汽车、消费性电子、工业物联网、资料中心、有线与无线通讯及可携式医疗解决方案等众多应用市场的连结需求 |
|
Xilinx与IBM宣布策略合作携手加速资料中心应用 (2015.11.19) 因应各种新兴资料中心作业负载,美商赛灵思(Xilinx)与IBM公司宣布一项多年度策略合作计画,双方团队合力开发开放式加速基础架构、软体及中介软体,在IBM POWER系统上运用赛灵思FPGA元件来加快作业负载处理速度,以打造更高效能与能效的资料中心应用 |
|
以FPGA为基础的系统提高马达控制性能 (2015.11.16) 先进的马达控制系统结合了控制演算法、工业网路及使用者介面,因此它们需要额外的处理能力来即时执行所有的工作。多晶片架构通常会被用来实现现代的马达控制系统 |
|
Xilinx于ARM科技论坛展示All Programmable 16nm奈米多重处理系统晶片 (2015.11.12) 美商赛灵思(Xilinx)于今年ARM科技论坛中,透过一系列的演讲和展示,展示了All Programmable 16奈米多重处理系统晶片(MPSoC)Zynq UltraScale+ MPSoC。赛灵思解决方案的突出展现了支持产业大趋势发展的强大实力 |
|
安富利「Introduction to Vivado SpeedWay」设计研讨会亚洲区巡回开始报名 (2015.11.02) (新加坡讯)全球技术分销商安富利公司推出最新的ARTY Xilinx Artix-7 35T FPGA评估套件,并宣布SpeedWay设计系列研讨会于亚洲区巡回开始接受报名。
安富利集团技术专家将全天指导「Introduction to Vivado Design Suite」的SpeedWay设计研讨会,为参加者提供实际操作的产品体验,这次体验将协助参加者以Xilinx硬件描述语言(HDL)加速设计 |
|
Xilinx系统产生器大幅简化无线系统设计 (2015.10.21) 美商赛灵思(Xilinx)推出高阶设计工具2015.3版DSP系统产生器(System Generator),可让系统工程师运用Xilinx All Programmable元件设计高效能DSP系统。演算法开发人员可透过新版系统产生器在其熟悉的MATLAB及Simulink模型设计环境中建置可量产的DSP,且该全新设计方法相较于传统的RTL流程可大幅加速设计时间 |
|
Xilinx系统产生器大幅简化无线系统设计 (2015.10.21) 美商赛灵思(Xilinx)推出高阶设计工具2015.3版DSP系统产生器(System Generator),可让系统工程师运用Xilinx All Programmable元件设计高效能DSP系统。演算法开发人员可透过新版系统产生器在其熟悉的MATLAB及Simulink模型设计环境中建置可量产的DSP,且该全新设计方法相较于传统的RTL流程可大幅加速设计时间 |
|
Xilinx Vivado 2015.3运用IP子系统将设计提升至高水准 (2015.10.13) 美商赛灵思(Xilinx)推出Vivado设计套件2015.3版。此全新版本可让平台和系统开发人员运用专为各种市场应用设计的随插即用型IP子系统在更高的抽象层工作,进而大幅增加设计效率和降低开发成本 |
|
Xilinx宣布16nm多重处理系统晶片提前出货 (2015.10.01) 美商赛灵思(Xilinx)宣布提早一季为客户出货16nm多重处理系统晶片(MPSoC)。早期版本的Zynq UltraScale+ MPSoC让赛灵思客户能够开始设计及提供基于MPSoC的系统。 Zynq UltraScale+ MPSoC采用台积公司16FF+制程 |