账号:
密码:
CTIMES / PLL
科技
典故
从演化到多元整合──浅介Bus规格标准的变迁

一个想要满足于不同市场需求的通用型Bus标准界面,能否在不断升级传输速度及加大带宽之外,达到速度、容量、质量等多元整合、提升效能为一体的愿望?
从矽谷看见天下 (2005.09.05)
随着各种可携式电子产品的记忆容量不断扩张,传统的Flash Memory已很难满足市场需求。虽然FeRAM曾经是各半导体厂商嘱目的焦点,不过随着RRAM的出现,也代表着非挥发性记忆体即将进入崭新的纪元
TimeLab数字化频率新产品 品豪科技独家代理 (2005.08.17)
品豪科技独家代理之系统频率线路领导厂商TimeLab,15日宣布推出第一个数字化频率新产品,这个技术是使用一项专利技术取代传统的模拟锁相回路(PLL)的芯片和震荡器,TimeLab的TotalClock解决方案结合multiple synthesizers在单一个的芯片上,允许设计者确切地控制并且动态调整脉波频率并适应每个子系统的要求而不会打断CPU的执行
类比/混合讯号之内建式自我测试电路 (2005.07.05)
在电路设计要求功能强大且又快又好的趋势下,IC设计厂商也不得不对外取得矽智产,对于如何验证与修改外部取得的矽智产以符合自己公司需求亦为IC设计厂商的重点。因此可量测性设计(Design for Testability;DfT)的技术亦显得日益重要
Fractional-N PLL技术概述 (2005.06.01)
高传输量的无线及有线通讯系统对于锁相回路(phase-locked loop)的利用大幅提升,本文针对fractional-N PLL发展作一概略性介绍,并且说明其优缺点,以及从通讯系统的角度说明为何要使用三角积分调变器来改善其缺点,并介绍目前fractional-N PLL研究上常见的应用技术-direct modulation
ST RF合成器可减少RF BOM成本与尺寸 (2005.05.10)
ST日前发布一款带有嵌入式压控振荡器(VCO)的多频带RF合成器STW81100。透过ST RF设计经验,以及采用ST世界级的BICMOS硅锗(SiGe)制程技术,ST的设计人员已经开发出能大幅减少总材料列表(BOM)成本,且尺寸更小的整合型产品
提高IC测试质量的设计策略 (2005.05.05)
奈米制程让IC测试质量面临许多新挑战,本文将介绍各种可用以提高测试质量的可测试设计策略;例如利用可准确产生频率周期之PLL来进行实速测试,以及全速式内存内建自我测试等
可测试性设计技术趋势探索 (2005.05.05)
当IC设计日益复杂化,寻找更具成本效益的测试方法成为​​一大课题;本文将介绍国内可测试性设计(Design for Test)技术的发展现况,包括类比/混合讯号电路的内建自我测试技术(Analog/Mixed Signal Built-In-Self-Test;AMS BIST)、记忆体测试技术(Memory Testing),以及整合核心电路测试机制的系统晶片测试架构(SoC Testing)等技术
Linear同步降压DC/DC控制器具有整合展频调变功能 (2005.04.07)
Linear推出一款同步降压DC/DC控制器LTC3808,具有整合的展频调变功能以用于需要极低EMI和低噪声电源的系统。由于使用460kHz~635kHz随机改变的切换频率,LTC3808在以恒定切换频率运作时可将DC/DC控制器的輻射和传导噪声峰值交替地降低20dB以上,因此LTC3808能够大幅降低使用EMI屏蔽和濾波器的需要
TDK新型器件为MFP/传真架构进行优化 (2005.03.31)
市场设计和制造混合信号通信半导体TDK Semiconductor推出其调制解调器仿真前端(AFE)器件系列中的最新成员。这款新型73M1903C器件专为新兴的MFP/传真架构而进行了优化,其符合可编程线路终端的全球PSTN标准
ST瞄准移动电话、便携计算机与消费性音频设备 (2005.03.07)
ST日前针对可携式娱乐与运算设备发布了全新的TDA7701单芯片FM调谐器。该组件采用超紧凑的芯片封装,具有高整合度、低电压、低电流操作、低成本等特性,将外部组件使用量减至最少,并具有高质量立体声、自动电台搜寻,以及免调整设计等优点
Data Bus之Timing设计探微 (2005.02.01)
近年由于CPU的计算速度增加,计算机系统大多以数十MHz的Clock频率动作,加上数据传输速度不断提升布线的高密度化,使得印刷电路板上的信号传输频率(Timing)重要性逐渐受到重视,因此本文要介绍印刷电路板的导线Timing计算方法,以及Timing的分配技巧
智原科技发表低功耗设计完整解决方案-PowerSlash (2005.01.21)
一般的IP供货商在提供低功耗设计解决方案时通常都是以IP的角度出发,仅仅只有提供以 substrate biasing & sleep modes enable所设计的低功耗IP,这通常会造成设计人员的错觉,以为使用了低功耗的IP就可以设计出低功耗的芯片,事实上却不然
PC想要陪你玩! (2005.01.01)
PC向来是电子产业的火车头,不但带动整体市场需求的成长、亦引领各种相关零组件厂商大步向前;而随着技术的演进,PC早就已经不再只是过去单纯的字处理或办公室事务工具,它融入一般大众的日常生活,以更炫目的崭新面貌,成为家庭里的娱乐中心
智原科技推出世界最小的可程序化PLL-miniPLL (2004.12.22)
ASIC设计服务暨IP研发销售厂商─智原科技推出智原最新开发的miniPLL组件。相位锁定回路(Phase-Locked Loop)在现今SOC电路设计的领域中相当重要,广泛被运用在频率同步(Clock Synchronization)与相位追踪(Phase Tracking)电路,像是频率合成器(Frequency Synthesizer)、频率产生器(Clock Generator)与频率及数据回复电路(Clock/Data Recovery Circuit, CDR)
IDT计算机频率单芯片专为笔记本电脑而设计 (2004.12.10)
DT十日推出计算机频率(PC Clock)单芯片,将结合PCI Express技术,并针对下一代Intel Centrino行动运算技术(代号“Sonoma”)的笔记本电脑而设计。这项全新的频率装置是专门为笔记本电脑而设计的四锁向回路系统( Phase-Lock Loop,PLL)计算机频率
ADI推出低抖动性能的频率IC (2004.12.07)
亚德诺公司(ADI),发布新的频率集成电路(IC)系列产品--AD951x和AD9540频率IC,它们能在当今高性能电子应用中,例如无线基础设施收发机、仪器和宽带基础设施,满足最严格的信号处理要求
ST发布立即可用的免持式车用蓝芽设计 (2004.10.21)
ST发布了高效能免持式车用蓝芽设计。全新的Blue HFCK消除了噪声及回音,是立即可用、安装简单,同时适用于OEM与售后服务厂商的解决方案。 依照全球对两种设备间之无线数据交换标准,蓝芽能够使用独立于移动电话之外的标准协议
凌华科技推出PXI高速数据撷取卡PXI-9820 (2004.10.06)
凌华科技推出PXI高速数据撷取卡PXI-9820。14位高分辨率、65MS/s采样频率与30MHz带宽,用于高阶的数据撷取应用,例如军事应用的雷达信号分析、超音波信号分析;亦可用于数字广播信号的分析,或配合降频技术与带通滤波器的使用,撷取数字通讯的I、Q信号,再运用PXI-9820进一步分析该通讯调变与解调变的质量
剖析示波器技术指标意涵 (2004.10.05)
近几年虽然电子系统性能不断提升,但设备间的讯号传输速度和技术并没有显著变化。这是因为过去的I/O信号结构足以完成工作,而实现变动的底层技术却还不成熟。因此,在评估示波器时,了解主要指标的真正意义非常重要
Cypress发表HOTLink-On-Demand系列产品 (2004.09.08)
Cypress发表HOTLink-On-Demand物理层系列产品,成为Society of Motion Pictures and Television Engineers(SMPTE)标准设备硬件的市场中的系列产品。 HOTLink-On-Demand系列产品中的十二种组件,包括了视讯切换器(production switchers)、分配放大器(distribution amplifiers)、数字与模拟和模拟与数字转换器以及摄影机控制单元

  十大热门新闻

AD

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3
地址:台北市中山北路三段29号11楼 / 电话 (02)2585-5526 / E-Mail: [email protected]