帳號:
密碼:
相關物件共 6
(您查閱第 頁資料, 超過您的權限, 請免費註冊成為會員後, 才能使用!)
西門子與台積電合作 助客戶實現IC最佳化設計 (2023.10.12)
西門子數位化工業軟體宣佈與台積電深化合作,展開一系列新技術認證與協作,多項西門子 EDA 產品成功獲得台積電的最新製程技術認證。 台積電設計基礎架構管理部門負責人 Dan Kochpatcharin 表示:「台積電與包括西門子在地的設計生態系統夥伴攜手合作
西門子提供EDA多項解決方案 通過台積電最新製程認證 (2023.05.10)
身為台積電的長期合作夥伴,西門子數位化工業軟體日前在台積電2023 年北美技術研討會上公布一系列最新認證,展現雙方協力合作的關鍵成果,將進一步實現西門子EDA技術針對台積電最新製程的全面支援
Cadence數位與客製/類比流程 獲台積電N4P和N3E製程技術認證 (2022.11.03)
益華電腦(Cadence Design Systems, Inc.)宣布,Cadence數位與客製/類比設計流程,通過台積電N4P與N3E製程認證,支持最新的設計規則手冊(DRM)與FINFLEX技術。Cadenc為台積電N4P和 N3E 製程提供了相應的製程設計套件 (PDK),以加速先進製程行動、人工智慧和超大規模運算的設計創新
西門子多款IC設計解決方案獲台積電最新技術認證 (2022.06.28)
西門子數位化工業軟體近期在台積電2022技術論壇上宣佈,旗下多款先進工具已獲得台積電最新技術認證。 其中,西門子Aprisa數位實作解決方案獲得台積電業界領先的N5與N4製程認證
Cadence獲得台積公司7nm製程技術認證 (2017.04.06)
Cadence已就採用7nm製程節點的旗艦DDR4 PHY成功下線,並持續為台積公司7nm製程開發完整設計IP組合 益華電腦(Cadence)宣佈與台積公司(TSMC)取得多項合作成果,進一步強化針對行動應用與高效能運算(HPC)平台上7nm FinFET設計創新
Cadence數位與客製/類比工具通過台積公司16FF+製程認證 (2014.10.07)
益華電腦(Cadence)宣佈其數位和客製/類比分析工具已通過台積公司(TSMC)的16FF+(FinFET Plus)製程的V0.9設計參考手冊(Design Rule Manual;DRM)與SPICE認證,相較於原16nm FinFET製程,讓系統和半導體廠商能夠運用此新製程在相同功耗下提升15%的速度,或在同等速度下省電30%


  十大熱門新聞
1 Basler全新小型高速線掃描相機適合主流應用
2 意法半導體三相馬達驅動器整合評估板加速強化性能
3 Pilz開放式模組化工業電腦適用於自動化及傳動技術
4 SKF與DMG MORI合作開發SKF INSIGHT超精密軸承系統
5 宜鼎E1.S固態硬碟因應邊緣伺服器應用 補足邊緣AI市場斷層
6 SCIVAX與Shin-Etsu Chemical聯合開發全球最小的3D感測光源裝置
7 Microchip支援NIDIA Holoscan感測器處理平台加速即時邊緣AI部署
8 瑞薩全新RA8 MCU系列將Arm Cortex-M85處理器高效引入成本敏感應用
9 Flex Power Modules為AI資料中心提供高功率密度 IBC 系列
10 Power Integrations推1700V氮化鎵切換開關IC

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: [email protected]