浏览人次:【2087】
活动目的 Niosâ Soft-Core嵌入式处理器设计大赛目的在于增强学生对嵌入式处理器的兴趣并提高他们的设计、创作能力, 由此促进可编程单芯片系统 ( SOPC )设计的发展。 有关Nios嵌入式处理器 Altera的Nios II系列软式核心嵌入式处理器是为可编程逻辑和可编程芯片系统(SOPC)整合而优化的。开发者可以选用三种Nios II核心和多种FPGA系列组件,适用更大范围的性能和价格 。Nios II核心是通用的RISC处理器,能和用户逻辑相结合,编程至Altera FPGA中。处理器具有32位指令集,32位数据信道和可配置的指令及数据缓冲。Nios 嵌入式处理器在用于Altera PLD和HardCopy®组件中是免授权费的。对于OEM应用的ASIC则需要收取额外的费用。详细情况,请浏览 www.altera.com/nios。 参赛资格 凡就读于全国大专院校日夜间部或研究所非毕业班的在学学生均有资格报名参加。Altera公司或茂纶公司员工及其直系亲属(包括父母、子女或配偶)均不得参加。参赛者可以个人或小组名义参赛(小组组员最多不超过三位)。 报名及参赛文稿提交 1. 主办单位由2006年4月1日至4月17日接受参赛者报名参赛,参赛者可获得Altera Nios 嵌入式处理器免费课程。采email报名方式或可透过 传真将参赛报名表,连同签妥的著作权准许公开书(含指导教授与参赛报名表者亲笔签名)寄到 [email protected] 信箱, 或者传真到886-2-89132277即可。 2. 参赛者须于2006年6月16日或之前,提交Nios 设计大赛参赛作品表,包括设计摘要、系统方块图等。每个参赛者或小组组员最多三位),可提交多份参赛作品,但每份参赛作品必须附原参赛报名表并请同时以email及邮寄方式,寄回参赛作品表格、设计摘要、方块图及电路图。
|