帳號:
密碼:
CTIMES / Eda
科技
典故
電源管理的好幫手——ACPI

ACPI規格讓作業系統、中央處理單元與周邊設備三方面整合起來,互相交換電源使用訊息,更加簡便而有效益地共同管理電源。
Cadence推出Optimality Explorer革新系統設計 以AI驅動電子系統優化 (2022.06.13)
益華電腦(Cadence Design Systems, Inc.)宣布,推出Cadence Optimality智慧系統引擎(Intelligent System Explorer),可實現電子系統的多學科分析和優化(MDAO)。 在全面革新模擬功能並推出幾款具有突破性效能和準確性的產品之後,Cadence進一步專注於設計優化,首先推出顛覆性的 Cadence Cerebrus智慧晶片工具(Intelligent Chip Explorer),如今更推出 Optimality Explorer
新思推出ML導向大數據分析技術 開啟智慧SoC設計時代 (2022.06.02)
新思科技宣佈推出「Synopsys DesignDash」設計優化解決方案,此乃新思科技EDA 資料分析產品組合的重大擴展,該解決方案透過機器學習技術,利用先前尚未發掘的設計見解(design insights)來提升設計生產力
[西門子EDAxCTIMES] 應用自動化驗證工具消除線路圖設計錯誤 (2022.03.10)
在這設計日益複雜的PCB板設計中,仰賴人工檢查線路圖設計已不再可行,如何應用工具進行自動化消除線路圖設計的錯誤,是每個追求低成本與及時上市公司所面臨的挑戰
Ansys成為英特爾晶圓代工服務生態系聯盟創始成員 (2022.02.16)
Ansys宣布成為英特爾晶圓代工服務(Intel Foundry Services;IFS)加速計畫 – EDA聯盟(IFS Accelerator – EDA Alliance)的創始夥伴之一,將提供同級最佳的EDA工具和模擬解決方案,支援客戶創新,包括用於3D-IC設計的訂製晶片
Cadence數位、客製與類比流程 獲台積電3奈米和4奈米製程認證 (2021.11.11)
Cadence Design Systems, Inc.宣布,其數位和客製/類比流程已獲得台積電 N3 和 N4 製程技術的認證,以支持最新的設計規則手冊 (DRM)。Cadence 和台積電雙方持續的合作,為台積電 N3 和 N4 製程提供了相應的製程設計套件 (PDK),以加速行動、人工智慧和超大規模運算的創新
西門子與台積電深化合作 3D IC認證設計達成關鍵里程 (2021.11.04)
西門子數位化工業軟體,日前在台積電 2021開放創新平台 (OIP) 生態系統論壇中宣布,與台積電合作帶來一系列的新產品認證,雙方在雲端支援 IC 設計,以及台積電的全系列 3D 矽晶堆疊與先進封裝技術(3Dfabric)方面,已經達成關鍵的里程碑
西門子推出適用類比、數位及混合訊號IC設計的mPower電源完整性方案 (2021.10.12)
西門子數位化工業軟體今天推出 mPower 電源完整性軟體,此軟體是業界首款也是唯一一款能為類比、數位及混合訊號 IC 提供幾乎無限可擴充性的 IC 電源完整性驗證解決方案,即便對於最大規模的 IC 設計,也可支援全面的電源、電遷移(EM)與壓降(IR)分析
西門子Aprisa佈局和繞線方案 獲GlobalFoundries 22FDX平台認證 (2021.09.23)
西門子數位化工業軟體旗下的Aprisa 佈局和繞線解決方案,近日獲得GlobalFoundries(GF)的 22FDX平台認證。雙方公司將協同合作,將 Aprisa 支持技術納入 GF 製程設計套件 (PDK),以協助共同客戶充分利用 22FDX 平台優勢
Cadence推出終端Tensilica人工智慧平台 加速AI單晶片開發 (2021.09.16)
Cadence Design Systems, Inc.(益華電腦)今日宣布,推出了用於加速人工智慧系統單晶片開發的Tensilica人工智慧平台,內容包括三個能夠優化數據和終端人工智慧需求的支援性產品
Cadence推出機器學習為基礎的Cerebrus工具 提升10倍生產力 (2021.07.23)
Cadence Design Systems, Inc.(益華電腦)今天宣布推出 Cadence Cerebrus 智慧晶片設計工具 (Cadence Cerebrus Intelligent Chip Explorer),這是一款以機器學習為技術基礎所開發的新型工具,可實現數位晶片設計自動化和規模化,讓客戶能夠更快速地達到客製化晶片設計的目標
Cadence與聯電合作開發22ULP/ULL製程認證 加速5G與車用設計 (2021.07.13)
聯華電子今日宣布,Cadence優化的數位全流程,已獲得聯華電子22 奈米超低功耗 (ULP) 與 22 奈米超低漏電 (ULL) 製程技術認證,以加速消費、5G 和汽車應用設計。該流程結合了用於超低功耗設計的領先設計實現和簽核技術,協助共同客戶完成高品質的設計並實現更快的晶片設計定案 (tapeout) 流程
愛德萬測試針對高速掃描與軟體功能性測試開發創新方法 (2021.07.02)
愛德萬測試 (Advantest Corporation) 針對次世代解決方案進行先導測試,運用先進IC現有之高速串列I/O介面,在V93000平台同時執行高速掃描測試與軟體驅動功能元件測試。此全新方法能使在新的測試架構上的掃描測試結果與既有的方式相互吻合、同時能啟動且執行晶載測試軟體
Cadence推出新一代電路模擬器FastSPICE 效能高達3倍 (2021.05.21)
益華電腦 (Cadence Design Systems, Inc.)宣布全新的Cadence Spectre FX 模擬器(Simulator),此新一代的FastSPICE電路模擬器能夠有效驗證記憶體和大規模系統單晶片(SoC)設計。Spectre FX 模擬器中具創新和可擴展性的FastSPICE架構,可為客戶提供高達3倍的效能
鏈結台灣MEMS開發量能 恩萊特科技挹注國研院EDA平台 (2021.05.11)
為維持並擴大台灣半導體供應鏈的優勢,科技部持續加強堆動產學研合作與培育研究人才,轄下國研院半導體中心今日更宣布促成了全球前三大EDA廠商西門子(Siemens EDA)在台正式授權代理商恩萊特科技,贊助總價值超過500萬美元的「微機電開發平台」,包括MEMSPro及OnScale,助力半導體中心進行學術研究並推動產業發展
創意電子部署Cadence Clarity 3D求解器 加速系統分析快達5倍 (2021.04.29)
EDA大廠益華電腦(Cadence Design Systems, Inc.)今天宣布,創意電子(Global Unichip Corporation;GUC)成功部署Cadence Clarity 3D求解器於模擬工作流程,完成具有數百條112G PAM4長距離(LR)通道的複雜網路交換機設計,將模擬效能提高5倍
AWS啟用Amazon EC2 X2gd執行個體 Arm與EDA大廠開始使用 (2021.04.06)
日前Amazon Web Services(AWS)宣佈新一代記憶體優化的Amazon Elastic Compute Cloud(Amazon EC2)X2gd執行個體已全面啟用,搭載由AWS研發、基於Arm構架的 Graviton2處理器。新的X2gd執行個體與當前x86架構的X1執行個體相比,性價比可提升高達55%;與其它搭載AWS Graviton2的執行個體相比,每個vCPU配置的記憶體容量更大
Deca攜手日月光、西門子推出APDK設計解決方案 (2021.04.01)
先進半導體封裝純工藝技術供應商Deca公司宣布推出全新的APDK(自適應圖案設計套件)解決方案。該解決方案是Deca與日月光半導體製造股份有限公司(ASE)和西門子數位工業軟體公司合作的成果
Cadence發布新一代Sigrity X 打造10倍快系統分析 (2021.03.17)
益華電腦 (Cadence Design Systems)發表新一代訊號完整性與電源完整性 (SI/PI) 解決方案Cadence Sigrity X。Sigrity X以能進行系統級分析的強大新模擬引擎為特色,並包含Cadence Clarity 3D Solver的創新大規模分散式結構
Cadence數位流程優化3nm設計 獲頒台積電OIP客戶首選獎 (2021.03.10)
電子設計商益華電腦(Cadence Design Systems, Inc.)宣布,Cadence以論文題目「台積電3奈米設計架構之優化數位設計、實現及簽核流程」,榮獲台積電開放創新平台(OIP)生態系統論壇頒發的客戶首選獎(Customers' Choice Awards).該論文由Cadence數位及簽核事業部研發副總裁羅宇鋒(Yufeng Luo)發表於2020年台積電北美OIP生態系統論壇
台灣半導體業者全力備戰未來的人才爭奪戰 (2021.03.04)
面對這一波半導體新浪潮,台灣正經歷硬體轉型軟體的過度陣痛期,如何尋求相關人才,成為刻不容緩的問題。然而,留住人才的第一步,得先決定產業方向。

  十大熱門新聞
1 是德Chiplet PHY Designer可模擬支援UCIe標準之D2D至D2D實體層IP
2 西門子加入半導體教育聯盟 應對產業技能和人才短缺問題
3 群聯採Cadence Cerebrus AI驅動晶片最佳化工具 加速產品開發
4 西門子以Catapult AI NN簡化先進晶片的AI加速器開發
5 Cadence推出業界首款加速數位雙生平台Millennium
6 Cadence和NVIDIA合作生成式AI項目 加速應用創新
7 創意採Cadence Integrity 3D-IC平台 實現3D FinFET 製程晶片設計
8 Cadence結合生成式AI技術 開創多物理場模擬應用新時代
9 西門子Solido IP驗證套件 為下一代IC設計提供端到端矽晶品質保證
10 TESDA延攬AMD副總裁王啟尚新任董事

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: [email protected]