账号:
密码:
鯧뎅꿥ꆱ藥 19
Cadence推出Palladium Z1硬体验证模拟平台 (2015.11.18)
益华电脑(Cadence Design Systems)发表Cadence Palladium Z1硬体验证模拟(emulation)平台,这是资料中心级(datacenter-class)硬体模拟系统,与前一代产品相比,可提供5倍的更高硬体模拟处理能力;若与最接近的竞争产品相比,工作负载效率平均提升了2.5倍
Cadence发表Protium快速原型平台 以扩展系统级套装 之低功耗验证效能 (2014.07.29)
电子设计创新厂商Cadence益华计算机今日宣布,将藉由新一代Cadence Protium快速原型开发平台(Cadence Protium rapid prototyping platform)扩展系统套装(System Development Suite)性能,进而提升软件开发效率;此外,Cadence Palladium XP II验证运算平台则新增IEEE 1801低功耗标准支持
思源科技推出全新低功耗设计感知侦错模块 (2010.02.09)
思源科技(SpringSoft)于昨日(2/8)宣布,推出全新低功耗设计感知侦错模块,其专属该公司的Verdi自动化侦错系统。功耗感知侦错加速功耗设计意图的理解,并使具体化、追踪与分析功耗相关错误的流程自动化
创意与Cadence相辅相乘 实现ASIC设计优化 (2009.09.14)
益华计算机(Cadence)宣布,创意电子(Global Unichip )将以CPF为基础的Cadence低功耗解决方案,整合至其PowerMagic设计方法中,协助客户将复杂的低功耗ASIC设计实现优化。 创意电子在PowerMagic设计方法
硅统科技宣布加入Power Forward Initiative协议 (2009.03.13)
硅统科技(SiS)宣布已加入Power Forward Initiative (PFI),并计划提供以通用功率格式(CPF)为基础的设计解决方案,满足芯片组、主板、参考设计与系统客户的需求。 硅统科技运用Cadence益华计算机低功耗解决方案,能够将逻辑设计、验证与设计实现技术整合到通用功率格式中
2009年电子产业杀出重围! (2009.01.07)
目前全球笼罩在由金融风暴而引发的不景气当中,没有人能明确说出全球经济将在何时触底,然后爬起,但可以肯定的是,迎接而来的2009年不会是个好过的年。电子产业会因此进入夕阳落日的停滞状态吗?很显然地,事实不会如此,虽然脚步放慢,但新技术拥有的优势仍会不停歇地往商业化的方向推进
Tensilica与Cadence合作建立CPF参考设计 (2008.10.08)
Tensilica宣布与Cadence合作,根据Tensilica的330HiFi音频处理器和388VDO视讯引擎,为其多媒体子系统建立通用功耗格式(CPF)的低功耗参考设计流程。Cadence和Tensilica的工程师合作使用完整的Cadence低功耗解决方案(包括Encounter RTL Compiler全局综合
芯片制程与设计再上高峰 EDA工具对应出招 (2008.08.06)
制程细微化之后,不单只芯片开发者面临严峻的考验,代工厂与设备业者也同样备感压力。包含曝光、蚀刻、成膜、溅镀等制程技术,都必须再提高一个档次,同时要避免过高的失败率
智原科技以益华计算机建构次世代低功率行动平台 (2008.05.29)
ASIC服务暨IP厂商智原科技(Faraday Technology),以及低功率多媒体平台IC供货商NemoChips,共同宣布,NemoChips运用智原科技以Cadence益华计算机低功率解决方案Common Power Format为根基的SoCompiler设计服务,设计出一款低功率的行动式影像平台SOC
PFI发表可供下载之低功耗设计方法指南 (2008.03.25)
Power Forward Initiative(PFI)宣布发表低功耗设计实用指南:CPF使用经验(A Practical Guide to Low-Power Design–User experience with CPF)。这份指南中的内容由PFI二十六家会员厂商提供,由数千小时实际设计经验的精华萃取而成,范围涵盖各种低功耗设计与产品
Config iCon矽谷会议报导 (2007.12.24)
数位多媒体应用正以各种型式进入到每个人的生活当中,然而在技术的实现上却仍有许多瓶颈需要克服。以HD高解析度视讯来说,对于可携式嵌入式设备的运算资源将造成很大的挑战,必须提出创新的处理架构才有可能实现
创意电子加入POWER FORWARD INITIATIVE (2007.12.21)
创意电子(Global Unichip Corporation,GUC)与Power Forward Initiativ(PFI)宣布创意电子已经加入协会,将为其设计服务客户提供Common Power Format(CPF)为基础的低耗电设计流程。由于创意电子的加入让PFI更添动力,会员目前已达到24家
G2使用Cadence低功耗方案提高Wi-Fi SoC效能 (2007.11.14)
电子设计自动化与EDA大厂Cadence日前宣布,G2 Microsystems已经使用Cadence低功耗解决方案开发无线行动跟踪设备。这种整合度高且容易使用的流程,是以Si2标准的通用功率格式(CPF)为基础,让G2 Microsystems能够缩短上市时程并达到降低功耗的目标
ARC和Cadence携手推出低功率设计方法学 (2007.09.19)
ARC International和Cadence联合发表一项全新的自动化通用功率格式(Common Power Format;CPF),让新的低功率参考设计方法学(low power reference design methodology;LP-RDM)可执行于ARC专利的ARChitect处理器组态工具当中
8/22 FSA低功耗解决方案论坛 (2007.08.10)
代表全球专注于IC设计及制造委外代工之商业模式厂商的FSA即将于8月22日星期三假新竹国宾饭店举办「低功耗解决方案论坛」。 由于低功耗以及低成本一直以来都是IC设计业者所面临的重要挑战,亦是半导体业界关注的话题之一;影响所及包含了所有的电子系统、可携式电池供电装置、高级精致家电及数据中心(data centers)等等
低功耗解决方案论坛 (2007.08.01)
由于低功耗以及低成本一直以来都是IC设计业者所面临的重要挑战,亦是半导体业界关注的话题之一;影响所及包含了所有的电子系统、可携式电池供电装置、高级精致家电及数据中心(data centers)等等
-x-power-format cpf-1.0 (2007.06.13)
Inter-power format (CPF<->UPF<->*PF) parsers, utilities and translators.
Cadence益华电脑亚太区总裁居龙:人才为维持优势的关键要素 (2007.02.28)
在IC设计领域中,尽管台湾人才不足,然而透过晶圆代工优势,可以发展后段设计服务,不只帮助客户设计还可生产,发挥一次购足(one stop shopping)的环境优势。因此维持优势的方式在于研发上的创新性问题,而人才正是技术创新的第一关键
Cadence低耗电解决方案 电源功耗共通格式整合 (2007.01.31)
电子设计创新厂商Cadence益华计算机,发表Cadence低耗电解决方案(Low-Power Solution),是一完善整合的低耗电芯片逻辑设计、验证与设计实现的流程。Cadence益华计算机低耗电解决方案整合了针对Si2联盟提出的电源功耗共通格式(Common Power Format,CPF),在早期的设计流程中就能考虑到电源的议题,为IC工程师们提供终端低耗电设计解决方案


  跥Ꞥ菧ꢗ雦뮗
1 意法半导体整合化高压功率级评估板 让马达驱动器更小且性能更强
2 Pilz多功能工业电脑IndustrialPI适用於自动化及传动技术
3 SKF与DMG MORI合作开发SKF INSIGHT超精密轴承系统
4 宜鼎E1.S固态硬碟因应边缘伺服器应用 补足边缘AI市场断层
5 Microchip支援NIDIA Holoscan感测器处理平台加速即时边缘AI部署
6 Flex Power Modules为AI资料中心提供高功率密度与效率的IBC系列
7 瑞萨全新RA8 MCU系列将Arm Cortex-M85处理器高效引入成本敏感应用
8 Power Integrations推1700V氮化??切换开关IC
9 ROHM第4代1200V IGBT实现顶级低损耗和高短路耐受能力
10 英飞凌首款20 Gbps通用USB周边控制器提供高速连接效力

AD

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3
地址:台北市中山北路三段29号11楼 / 电话 (02)2585-5526 / E-Mail: [email protected]