帳號:
密碼:
CTIMES / 活動 /   
Altera 2006年NiosSoft-Core嵌入式處理器設計大賽
 


瀏覽人次:【2085】

開始時間﹕ 四月一日(六) 09:00 結束時間﹕
主辦單位﹕ Altera公司
活動地點﹕ 臺北縣新店市北新路三段207-5號14樓
聯 絡 人 ﹕ 周怡慧小姐 收 聯絡電話﹕
報名網頁﹕
相關網址﹕ http://www.gfec.com.tw/news_flypage.php?language_page=big5&show_serial=88

活動目的

Niosâ Soft-Core嵌入式處理器設計大賽目的在於增强學生對嵌入式處理器的興趣並提高他們的設計、創作能力, 由此促進可編程單晶片系統 ( SOPC )設計的發展。

有關Nios嵌入式處理器

Altera的Nios II系列軟式核心嵌入式處理器是為可編程邏輯和可編程晶片系統(SOPC)整合而最佳化的。開發者可以選用三種Nios II核心和多種FPGA系列元件,適用更大範圍的性能和價格 。Nios II核心是通用的RISC處理器,能和用戶邏輯相結合,編程至Altera FPGA中。處理器具有32位元指令集,32位元資料通道和可配置的指令及資料緩衝。Nios 嵌入式處理器在用於Altera PLD和HardCopy®元件中是免授權費的。對於OEM應用的ASIC則需要收取額外的費用。詳細情況,請瀏覽 www.altera.com/nios。

 

參賽資格

凡就讀於全國大專院校日夜間部或研究所非畢業班的在學學生均有資格報名參加。Altera公司或茂綸公司員工及其直系親屬(包括父母、子女或配偶)均不得參加。參賽者可以個人或小組名義參賽(小組組員最多不超過三位)。

 

報名及參賽文稿提交

1. 主辦單位由2006年4月1日至4月17日接受參賽者報名參賽,參賽者可獲得Altera Nios 嵌入式處理器免費課程。採email報名方式或可透過 傳真將參賽報名表,連同簽妥的著作權准許公開書(含指導教授與參賽報名表者親筆簽名)寄到 [email protected] 信箱, 或者傳真到886-2-89132277即可。

2. 參賽者須於2006年6月16日或之前,提交Nios 設計大賽參賽作品表,包括設計摘要、系統方塊圖等。每個參賽者或小組組員最多三位),可提交多份參賽作品,但每份參賽作品必須附原參賽報名表並請同時以email及郵寄方式,寄回參賽作品表格、設計摘要、方塊圖及電路圖。

相關活動
第二十四屆全國AOI論壇與展覽
Touch Taiwan - Connection 跨域共創,連接未來
2024年「AI與傳播創新:高等教育的趨勢與挑戰」國際研討會
2024技職教育永續發展學術研討會「 人工智慧時代的創新與挑戰」
半導體供應鏈重組與經濟安全國際研討會

 
相關討論
  相關新品
Lattice MachXO Control Development Kit
原廠/品牌:Lattice
供應商:Lattice
產品類別:FPGA
Lattice ECP3 PCI Express
原廠/品牌:Lattice
供應商:Lattice
產品類別:FPGA
Lattice ECP3 Video Protocol Board
原廠/品牌:Lattice
供應商:Lattice
產品類別:FPGA
  相關新聞
» 豪威集團推出用於存在檢測、人臉辨識和常開功能的超小尺寸感測器
» ST推廣智慧感測器與碳化矽發展 強化於AI與能源應用價值
» ST:AI兩大挑戰在於耗能及部署便利性 兩者直接影響AI普及速度
» 慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
» 默克完成收購Unity-SC 強化光電產品組合以滿足半導體產業需求
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: [email protected]