帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
鈺創應用Cadence設計工具成功開發LCD控制晶片
 

【CTIMES/SmartAuto 黃明珠 報導】   2001年06月18日 星期一

瀏覽人次:【1709】

益華電腦(Cadence)台灣分公司日前對外宣佈,鈺創科技(Etron)已成功地運用一套由該公司提供之Ambit BuildGates電路合成暨Silicon Ensemble place-and-route ultra佈局繞線工具所構成之時序驅動設計(Timing Driven Design,TDD)流程,開發出一顆超高集成度的LCD監示器控制晶片。這顆工作頻率160 MHZ,內含邏輯電路、SRAM與ADC等不同型態電路方塊,以 0.25微米製程技術製造,代號為EL7300的複雜元件,係透過益華電腦完整的RTL-GDSII一次完成(One pass)設計環境,消除所有的時序收斂(Timing Closure)問題後,於2000年Q4完成光罩製作(Tape-out)。

其原型晶片的系統測試報告在2001年Q1出爐,結果完全符合鈺創科技最初所設定的各項工作規格。這是鈺創科技公司在其原有的優異記憶體晶片設計實力之外,進一步展示該公司深厚的應用導向IC技術開發背景。益華電腦表示,鈺創科技的設計團隊以親身的經驗,實際證明由該公司的晶片實作工具─Ambit BuildGates電路合成,Silicon Ensemble place-and-route ultra佈局繞線軟體與兩者共同組成之時序驅動設計(TDD)流程,在設計0.25 微米或更小製程的混合電路方塊晶片時,確可大幅減少重作的次數(Iteration),迅速有效地達成各項時序限制的條件。借助時序驅動設計(TDD)流程內建的自動設計架構,鈺創科技的研發人員得以在最短時問內實現預定的 160 MHZ時脈(clock)目標。

益華電腦時序驅動設計(TDD)流程中的Ambit BuildGates電路合成工具擁有大容量及高速的運算特性,可處理超過百萬閘數以上的電路設計,而Silicon Ensemble place-and-route ultra佈局繞線工具的強大最佳化引擎與高速配置、佈線機制,則可根據時序收歛的要求,產生最小晶元面積的佈局結果。兩者相互結合之後,將能完全掌握超大型的複雜設計電路內部之時序收歛(Timing Closure)趨勢,並以此關鍵技術確保系統能在要求的時脈速度下正常運作,達到一次完成(One pass)設計的最終目標。

關鍵字: 控制晶片  益華電腦(Cadence鈺創科技  EDA 
相關新聞
Cadence獲頒贈綠色系統夥伴獎 肯定協助台灣產業邁向綠色永續
【東西講座】3D IC設計的入門課!
Cadence:AI 驅動未來IC設計 人才與市場成關鍵
Cadence和NVIDIA合作生成式AI項目 加速應用創新
Cadence與Arm聯手 推動汽車Chiplet生態系統
comments powered by Disqus
相關討論
  相關文章
» 3D IC 設計入門:探尋半導體先進封裝的未來
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.172.71.190.213
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: [email protected]