账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
西门子与SPIL合作为扇出型晶圆级封装提供3D验证工作流程
 

【CTIMES / SMARTAUTO ABC_1 报导】    2023年06月13日 星期二

浏览人次:【2033】

西门子数位化工业软体与矽品精密工业(矽品;SPIL)合作,针对 SPIL 扇出系列的先进(IC)封装技术,开发和实作新的工作流程,以进行 IC 封装组装规划与 3D LVS(layout vs. Schematic)组装验证。此流程将被运用於 SPIL 的 2.5D 和扇出封装系列。

西门子与SPIL携手为扇出型晶圆级封装提供3D验证工作流程
西门子与SPIL携手为扇出型晶圆级封装提供3D验证工作流程

为了满足全球市场对於高效能、低功耗、小尺寸 IC 的上涨需求,IC 设计中的封装技术也变得日益复杂,2.5D 和 3D 配置等技术因应这种挑战而出现。这些技术将一个或多个不同功能的 IC 与较高的 I/O 和电路密度相结合,因此必须能建立和检视多个组装和 LVS、连线关系、几何形状与元件间距情境。为了帮助客户轻松部署这些封装技术,SPIL 选用西门子的 Xpedition Substrate Integrator 软体与 Calibre 3DSTACK 软体,用於其先进扇出系列封装技术的封装规划及 3D LVS 封装组装验证。

矽品精密工业股份有限公司研发中心??总王愉博博士表示:「矽品所面对的挑战是要开发和部署一个经过验证且包括全面的 3D LVS 的工作流程,来进行先进封装组装规划和验证。西门子是该领域公认的领导厂商,拥有稳健的技术能力并获得市场的认可。矽品将在今後的生产中使用与西门子共同打造的流程来验证我们的扇出系列技术。」

SPIL 的扇出封装系列能够提供更大的空间,方便在半导体区域顶部进行更多 I/O 布线,并经由扇出制程扩大封装的尺寸,而传统的封装技术无法做到这一点。

西门子数位化工业软体电路板系统高级??总裁 AJ Incorvaia 表示:「西门子很高兴与 SPIL 携手合作,为其先进封装技术定义和提供必要的工作流程和技术。随着 SPIL 的客户继续开发复杂性更高的设计,SPIL 与西门子也随时准备好为其提供所需的先进工作流程,将这些复杂设计快速推向市场。」

關鍵字: 扇出封装  LVS  西门子EDA 
相关新闻
西门子收购Insight EDA 扩展Calibre可靠性验证系列
西门子发布Tessent RTL Pro 加强可测试性设计能力
西门子Calibre DesignEnhancer实现「Calibre设计即正确」IC布局最隹化
西门子与联华电子合作开发3D IC hybrid-bonding流程
[西门子EDAxCTIMES] 应用自动化验证工具消除线路图设计错误
comments powered by Disqus
相关讨论
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BSE0BR30STACUKL
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: [email protected]