账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
推动SaC的ESL工具发展现况
 

【作者: 陳浩彰】2005年06月01日 星期三

浏览人次:【8845】

当晶片的设计不断地朝微缩尺寸发展,晶片的设计工作已经不可同日而语;最原始的使用电路闸设计、进展到利用电脑辅助语言如Verilog与VHDL来提高设计的效率、一直到最近几年最流行的软硬体协同设计,也就是ESL(Electronic System Level:电子系统层级)方式的EDA工具使用。ESL设计方式在现今与往后的IC设计将会日益重要,主要的原因在于内嵌式处理器的需求持续上升,而处理器的设计也逐渐向多核心迈进,另外日益昂贵的光罩成本,也是IC设计公司必须寻求更有效率的方式,来确保所设计的IC产品正确无误地被生产。 ESL的设计观念与设计工具仍在不断地发展之中,本文将介绍主要的EDA厂商于ESL的产品现况与发展趋势。



ESL的工作原理
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般使用者 10/ごとに 30 日間 0/ごとに 30 日間 付费下载
VIP会员 无限制 25/ごとに 30 日間 付费下载

相关文章
矢志成为IC设计界的建筑师
数位延迟锁相回路介绍
系统晶片ESL开发工具之发展现况
相关讨论
  相关新闻
» Nordic nPM1300为智慧无线听诊器实现无比优异的电池性能
» Secuyou 公司推出的智慧门锁整合了 Nordic 的 nRF52840多协定SoC
» 经济部携手AMD提升AI晶片效能 1,500W散热能力突破瓶颈
» 半导产业AI化浪潮兴起 上中下游企业差距扩大
» 东擎科技iEP-6010E系列导入NVIDIA Super Mode AI效能??升2倍


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2025 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK92R1XBOWOSTACUK9
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: [email protected]