帳號:
密碼:
最新動態
產業快訊
CTIMES / 文章 /
多核心伺服器處理器架構介紹(上)
 

【作者: 陳文欽】   2007年03月26日 星期一

瀏覽人次:【14538】

前言:突破摩爾定律屏障、最佳瓦效能─多核心處理器

過去,CPU研發廠商遵循著高登‧摩爾在1965年提出的摩爾定律─每18~24個月單位面積的電晶體數量/效能倍增的趨勢,新世代處理器研發,憑藉每兩到三年的製程進化,得以在一定的晶粒面積(成本)下用更多的電晶體來設計,憑藉新架構與線路微縮的時脈提升來強化矽晶片的運算能量。但是在跨入21世紀之後,這股一昧追求高時脈以及高運算效能的CPU研究風潮,各廠開發的新世代處理器晶片的功耗與廢熱急速攀升,快要到了到近乎失衡的地步。


在當今逐漸強調每瓦效能的環保趨勢下,以驗證過的單一核心,藉助製程技術做兩顆、四顆對稱式的疊加起來,直接設計出晶片多線緒(Chip Multi-Threading;CMT)或晶片多重處理(Chip Multi-Processing;CMP)的多核心處理器,搭配多線緒化的軟體下得以直接提升平行運算的效能,享有較佳的效能/功耗比,已經是必然的趨勢。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般使用者 10則/每30天 0則/每30天 付費下載
VIP會員 無限制 25則/每30天 付費下載

相關文章
揮別製程物理極限 半導體異質整合的創新與機遇
滿足你對生成式AI算力的最高需求
使用 P4 與 Vivado工具簡化資料封包處理設計
AI助攻晶片製造
Intel OpenVINO 2023.0初體驗—如何快速在Google Colab運行人臉偵測
相關討論
  相關新聞
» 智慧無線聽診器採用Nordic nPM1300提升電池性能
» Secuyou 公司推出的智慧門鎖整合了 Nordic 的 nRF52840多協定SoC
» 經濟部攜手AMD提升AI晶片效能 1,500W散熱能力突破瓶頸
» 半導產業AI化浪潮興起 上中下游企業差距擴大
» 東擎科技iEP-6010E系列導入NVIDIA Super Mode AI效能飆升2倍


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2025 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK9324NNEWYSTACUKT
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: [email protected]