账号:
密码:
CTIMES / Pld
科技
典故
从演化到多元整合──浅介Bus规格标准的变迁

一个想要满足于不同市场需求的通用型Bus标准界面,能否在不断升级传输速度及加大带宽之外,达到速度、容量、质量等多元整合、提升效能为一体的愿望?
PLD带动高产量竞争力 (2000.12.01)
参考资料:
Altera将标准化处理器核心导入Excalibur设计 (2000.09.29)
现在可编程逻辑(Programmable Logic Design;PLD)晶片的逻辑闸数,已经进步到高达百万闸(Gate)以上,而为了加强PLD的应用与巩固市场,各家PLD生产厂商都积极运作,希望透过更多IP或核心的授权策略,以突显本身PLD产品的优势
Altera发表True-LVDS解决方案 (2000.07.19)
Altera公司日前宣布,其APEX 20KE可编程逻辑组件(PLD)家族可支持840Mbps的低电压差动信号(LVDS),Altera命名为True-LVDS。这种全新True-LVDS比当前的622Mbps LVDS I/O带宽在性能上提高了35%
柏士发表新版Warp软件 (2000.07.17)
柏士半导体(Cypress Semiconductor)发表该公司新版Warp软件6.0,柏士表示,Warp R6.0可编程逻辑设计(programmable logic design, PLD)软件与以往发行的版本相同,Warp R6.0 亦提供99美元的超值版,以及另外两款拥有更多功能的专业版与企业版
LATTICE发表ispPAC系列 (1999.11.29)
LATTICE Semiconductor于今日发表最新的可编辑类比电路-单晶IC家族-ispPAC 系列正式进入可编辑类比市场。 首先推出的二个新产品为ispPAC10和ispPAC20 Lattice,号称为「模拟芯片中的PLD」,ispPAC系列为模拟(Analog)设计的领域带来了前所未有的简易、快速、高弹性设计等好处

  十大热门新闻

AD

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3
地址:台北市中山北路三段29号11楼 / 电话 (02)2585-5526 / E-Mail: [email protected]