帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Open-Silicon在ARM 雙核心Cortex-A9處理器達到2.2 GHz效能
 

【CTIMES/SmartAuto 報導】   2012年11月15日 星期四

瀏覽人次:【3116】

益華電腦(Cadence Design Systems, Inc.)宣布,Open-Silicon半導體設計與製造公司善用Cadence Encounter RTL-to-signoff流程的創新,在ARM 雙核心Cortex-A9處理器的28奈米硬化上達到2.2 GHz效能。

Open-Silicon運用以行動運算應用為目標的處理器核心專屬的最新Encounter Digital RTL-to-signoff產品,包括RTL Compiler-Physical (RC-Physical)與Encounter Digital Implementation (EDI)系統。EDI系統配備先進的GigaOpt最佳化與Clock Current Optimization (CCOpt)技術,搭配RC-Physical,幫助縮減設計面積達10%、時脈樹功耗達33%以及整體漏電達27%,遠勝過以前的製程,而且加速設計收斂達兩個星期的時間。

Open-Silicon的晶片晉身尖端產品的行列,其中功耗、效能與面積(PPA)還有time-to-parts至關重要。Open-Silicon具備在許多行業的處理器設計實現的廣泛經驗,涵蓋網路架構/電信、儲存與運算,能夠實現以ARM技術為基礎的全方位SoC設計。現在客戶可以透過在Open-Silicon與Cadence最佳化RTL-to-signoff流程善用以ARM技術為基礎的設計卓越中心(Center of Excellence, CoE),在自己以ARM技術為基礎的產品中達成睥睨群雄的效能與功耗效率。

Cadence Encounter RTL-to-signoff流程已經為以ARM處理器為基礎的設計而最佳化,幫助設計團隊達成最佳化PPA,實現全世界最先進的高效能和功耗效率的設計。這個流程包括Encounter RC-Physical、EDI系統與通過signoff驗證的有效的Cadence QRC Extraction還有ETS。EDI系統中全新的GigaOpt技術調和眾多CPU電源,更快速地產生高品質佳績,遠勝過傳統最佳化引擎。此外,完善整合的CCOpt技術藉由邏輯/實體最佳化而實現時脈樹合成一致化,獲致重大的PPA改善。

關鍵字: 益華電腦(CadenceOpen-Silicon 
相關產品
Cadence推出全新Certus設計收斂方案 實現十倍快全晶片同步優化簽核
Cadence推出Optimality Explorer革新系統設計 以AI驅動電子系統優化
Cadence數位、客製與類比流程 獲台積電3奈米和4奈米製程認證
Cadence推出Tensilica浮點運算DSP系列 為運算密集應用提供可擴充效能
擴大支援高階AI影像應用 Cadence新DSP IP鎖定手機與車用裝置
  相關新聞
» Cadence獲頒贈綠色系統夥伴獎 肯定協助台灣產業邁向綠色永續
» 豪威集團推出用於存在檢測、人臉辨識和常開功能的超小尺寸感測器
» ST推廣智慧感測器與碳化矽發展 強化於AI與能源應用價值
» ST:AI兩大挑戰在於耗能及部署便利性 兩者直接影響AI普及速度
» 慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
  相關文章
» 3D IC 設計入門:探尋半導體先進封裝的未來
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.172.70.127.184
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: [email protected]