帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Altera發佈新款28-nm Stratix V FPGA系列
 

【CTIMES/SmartAuto 報導】   2010年04月21日 星期三

瀏覽人次:【7261】

Altera昨(20)日宣佈,發表新一代28-nm Stratix V FPGA,該款具有1.6 Tbps序列交換能力,採用各種創新技術和尖端的28-nm製程技術,降低了寬頻應用的成本和功率消耗;並採用台積電(TSMC)28-nm高性能(HP)製程技術進行製造,提供110萬個邏輯單元(LE)、53-Mbits嵌入式記憶體、3,680個18x18乘法器,以及最高速率28 Gbps的整合式收發器。

Altera 28-nm Stratix V FPGA系列
Altera 28-nm Stratix V FPGA系列

該元件還採用了專用硬式核心矽智財(IP),提高了系統整合度和性能,且沒有成本和功率消耗代價。該系列包括四種型號產品,滿足了無線/固網通訊、廣播、電腦和儲存、測試和醫療市場的多種應用需求。

Stratix V GX和Stratix V GS FPGA含有66個高性能、低功率消耗12.5 Gbps收發器。Stratix V FPGA支援多種3G、6G和10G通訊協定以及電氣標準,並滿足相容性要求,例如,10G/40G/100G、Interlaken和PCI Express(PCIe)Gen 3、Gen2、Gen 1。該元件還支援與10G背板(10GBASE-KR)和光模組的直接鏈結。Stratix V GT FPGA的28-Gbps收發器設計用於滿足CEI-28G規範。28-Gbps收發器每通道功率消耗只有200 mW,大幅度降低了系統單位頻寬功率消耗。

除了收發器頻寬,Stratix V FPGA還包括一個7 x 72位元的1,600-Mbps DDR3記憶體介面,以及所有I/O上的1.6 Gbps LVDS通道。Altera表示,Stratix V FPGA在所有FPGA中實現了整合度最高的硬式核心IP,提高了元件性能,且沒有功率消耗或者成本代價。元件增強功能包括PCIe Gen3/Gen2/Gen1、40G/100G乙太網路、CPRI/OBSAI、Interlaken、Serial RapidIO(SRIO)2.0和10 Gigabit乙太網路(GbE)10GBASE-R。增強了讀/寫通路的記憶體介面包括DDR3、RLDRAM II和QDR II+。

關鍵字: FPGA  Altera 
相關產品
AMD Instinct MI325X加速器提 提供HBM3E記憶體容量
是德科技可攜式800GE桌上型系統 適用於AI和資料中心互連測試
AMD擴展Alveo產品系列 推出纖薄尺寸電子交易加速卡
AMD全新Ryzen AI PRO 300系列處理器 為新一代商用PC挹注動能
AMD為成本敏感型邊緣應用打造Spartan UltraScale+產品系列
  相關新聞
» 豪威集團推出用於存在檢測、人臉辨識和常開功能的超小尺寸感測器
» ST推廣智慧感測器與碳化矽發展 強化於AI與能源應用價值
» ST:AI兩大挑戰在於耗能及部署便利性 兩者直接影響AI普及速度
» 慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
» 默克完成收購Unity-SC 強化光電產品組合以滿足半導體產業需求
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8C1C0YX7OSTACUKU
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: [email protected]