帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
74系列邏輯IC邁向GHz新紀元
 

【CTIMES/SmartAuto 報導】   2007年04月02日 星期一

瀏覽人次:【2741】

洋芋半導體(PotatoSemi.com)專注於高速CMOS IO技術研究,目前為全球高速CMOS IO領域之IC設計領導廠商,成功的創新IC設計技術已正式應用於74系列邏輯IC,領先全球同業技術開發出全新一代GHz74系列高頻低雜訊與高效能的IC產品。洋芋半導體的74系列IC在速度上以倍速提升,相較於現有74系列IC速度達5-7倍之多。符合電子應用產品朝向高速與高效能的發展與運用。

傳統舊型74系列邏輯IC因雜訊問題一直無法有效克服,導致在這幾十年間,始終無法在技術上取得重大突破,全球設計應用技術只能以非常緩慢方式進步。現在雜訊問題將不再是IC設計上的問題。洋芋半導體的專利技術,就是在其本身即可有效濾除掉大部份因高速轉換所產生的雜訊,進而提升IC本身效能。在低雜訊的狀態下更可直接讓IC板的穩定度大幅度提升,避免因過高的雜訊引發當機或不良突波影響。

在TTL/CMOS技術領域上,高頻相對等於高雜訊,這也是技術長期以來一直無法突破的最主要原因。洋芋半導體捨棄傳統設計基礎,改在克服雜訊上研究,重新設計出新一代的邏輯電路設計方式,雜訊濾除後,效能與頻率即可輕易達到該製程最高標準。以0.35um CMOS製程為例,舊有IC技術產品停留在150MHz左右之頻率,現在可輕易提升至1GHz左右製程上限,未來如使用0.25um或0.18um 製程,則可到達2Ghz與3Ghz的製程效能。這對IC設計產業領域來說,以前根本是件不可能的事。

洋芋半導體已成功將技術以Pin to Pin 方式導入各領域IC產品,除了GHz74系列邏輯IC外,Clock Buffer也是目前重要產品之一,Clock Buffer為IC板上最容易產生雜訊的IC元件,所以洋芋半導體優先將低雜訊的技術,導入至各廠牌主要Clock Buffer之中,將可彌補其它品牌Clock Buffer在高雜訊與高頻率上的不足,加上是以Pin to Pin 方式導入所以在產品應用上,完全無須重新設計IC板上電路,即可直接更換使用,讓使用的廠商在技術革新的門檻降到最低,這是新技術導入商品最快與最安全方式。Clock Buffer應用的範圍極為廣泛,只要是數位電路的系統都是可應用範圍,例如網路,通訊,電腦伺服器,工業電腦,高階網路儲存系統,衛星接收器以及各種高頻訊號需求的電子產品等。洋芋半導體的專利技術可應用於更多高階需求IC應用產品如ASIC的Library,CPU,DDR-DRAM,石英震盪器與各類主動元件。以DDR-DRAM為例,現有DDR-DRAM採用最新65奈米CMOS製程,如轉換為洋芋半導體進階的專利技術,可將目前1066MHz(因使用雙通道資料傳輸模式,實際頻率為533MHz)輸出速度提升到4-5 GHz或更高資料傳輸,以目前市場上高速等於高價值的利基點上,將有助於應用廠商取得市場致勝先機。

關鍵字: 影像感測 
相關產品
英飛凌新款ModusToolbox馬達套件簡化馬達控制開發
ROHM SoC用PMIC導入Telechips新世代座艙電源參考設計
台達全新溫度控制器 DTDM系列實現導體加工精準控溫
Littelfuse超級結X4-Class 200V功率MOSFET具有低通態電阻
HOLTEK推出24V伺服器散熱風扇MCU—BD66RM2541G/FM6546G
  相關新聞
» AI推升全球半導體製造業Q3罕見成長 動能可望延續至年底
» 應材於新加坡舉行節能運算高峰會 推廣先進封裝創新合作模式
» SEMI:2024年Q3矽晶圓出貨量增6% 終端應用發展冷熱不均
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
  相關文章
» 未來無所不在的AI架構導向邊緣和雲端 逐步走向統一與可擴展
» 延續後段製程微縮 先進導線採用石墨烯與金屬的異質結構
» 提升供應鏈彈性管理 應對突發事件的挑戰和衝擊
» 專利辯論
» 碳化矽基板及磊晶成長領域 環球晶布局掌握關鍵技術

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.172.71.191.14
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: [email protected]