赛灵思(Xilinx)日前宣布推出全新ISE 12设计套件软件,为顾客提供前所未有的功耗与成本优化,以及更高的设计生产力。ISE设计工具提供业界智能型频率闸控技术,可降低高达30%的动态功耗。此外,此全新套件亦能针对即插即用的设计,提供以时序驱动的设计保存技术、符合AMBA 4 AXI4的IP支持,以及具备第四代部份重新组态功能的一个直觉式设计流程,进而为广泛的高效能应用降低系统成本。
全新 ISE 12设计套件可支持 Xilinx Virtex-6与Spartan-6全系列FPGA组件,为业界唯一的特定领域设计套件,可针对逻辑、数字讯号处理(DSP)、嵌入式处理与系统层级设计,提供兼容的设计流程与工具组态功能。
赛灵思ISE设计套件资深营销总监 Tom Feist 表示,赛灵思的FPGA组件为广泛应用与市场的数万个工程师,提供一个创新平台,让他们可以继续将赛灵思的FPGA运用在其下一世代产品设计中,并能在低功耗与高效能之前取得平衡点,进而降低系统成本。ISE 12设计套件已为这些设计目标进行优化,并具备功耗与成本效益的各种软件创新,可充分发挥 Virtex-6与Spartan-6组件与平台的功能,并提升总体设计生产力。
ISE 12设计套件具备FPGA业界首创的智能型频率闸控技术,提供完全自动化分析与细微逻辑片优化功能,特别针对降低在数字设计方案中,主要影响动态功耗分散的移转次数而开发出来的套件。此技术使用独一无二的一系列算法为设计方案进行分析,来侦测每个逻辑片中的序列式移转,并能在移转时,不会改变下游的逻辑与互连。此软件产生的频率驱动逻辑在逻辑片层级上,可在不用关闭整个频率网络的情况下,自动关闭不必要的活动,进而累积功耗。