账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
新思科技与联电合作开发出高质量DesignWare IP
 

【CTIMES/SmartAuto 报导】   2011年10月26日 星期三

浏览人次:【2559】

新思科技(Synopsys)近日宣布扩大合作关系,共同开发用于联电28奈米HLP Poly SiON制程之DesignWare IP。新思科技进一步扩展先前在联电40及55奈米制程上的成功经验,计划将经过验证之DesignWare嵌入式内存(embedded memories)及逻辑库(logic library)用于联电28奈米HLP Poly SiON制程技术中。此次合作将让设计人员得以较低风险同时缩短上市时程的方式生产高速、低功耗的SoC。双方的长期合作已成功开发出应用于联电180到28奈米制程的高质量DesignWare IP。

保留传统Poly SiON闸极堆栈(gate stack)的成本优势及使用专利制程技术外,联电的28HLP制程技术可提供其他28奈米HLP Poly SiON产品所不及的高成本效益以及效能和功耗的臻进。强化的28奈米HLP Poly SiON制程提供平顺的40奈米迁移路径(migration path),便于设计的采用且可加速上市时程。

新思科技广泛的嵌入式内存和标准单元库(cell library)产品内容不但针对速度、功率和面积进行优化,同时也已经硅晶验证(silicon proven)并用于超过十亿的芯片中。DesignWare嵌入式内存和逻辑库包含诸如休眠、睡眠和关机等先进功耗管理功能,以及可协助延展行动应用装置之电池续航力的功耗优化工具(Power Optimization Kit)。此外,新思科技的整合STAR Memory System测试修复解决方案能让设计人员在降低整体芯片面积的状况下达成较佳的测试质量及较高的嵌入式内存产出。

新思科技IP及系统营销副总裁John Koeter表示,新思科技与联电的客户将受惠于双方的合作,透过使用经联电28奈米制程技术测试过的IP,其所设计的SoC产品将更显出众。

關鍵字: 新思科技 
相关产品
新思科技利用全新RISC-V系列产品扩展旗下ARC处理器IP产品组合
Kneron与新思科技(Synopsys)合作推广低功耗AI IP解决方案
联华电子采用新思科技IC Validator
新思科技宣布与ARM签署处理器模型协议
新思科技发表提供超过600个系统模型之入口网站
  相关新闻
» 新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
» 巴斯夫与Fraunhofer光子微系统研究所共厌 合作研发半导体产业创新方案10年
» 工研院IEK眺??2025年半导体产业 受AI终端驱动产值达6兆元
» ASM携手清大设计半导体制程模拟实验 亮相国科会「科普环岛列车」
» SEMI提4大方针增台湾再生能源竞争力 加强半导体永续硬实力
  相关文章
» 使用PyANSYS探索及优化设计
» 隔离式封装的优势
» MCU新势力崛起 驱动AIoT未来关键
» 用於自由曲面设计的五大CODE V工具
» 功率半导体元件的主流争霸战

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BTDZURK0STACUK2
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: [email protected]