账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
台积电采用CADENCE CeltIC
做为0.13微米设计参考流程中信号完整性的分析

【CTIMES / SMARTAUTO ABC_1 报导】    2002年05月28日 星期二

浏览人次:【4068】

益华计算机(Cadence)28日表示,台湾集成电路制造公司已于其0.13微米设计参考流程中采用Cadence CeltIC信号完整性分析解决方案。CeltIC将可提供使用台积电设计参考流程的用户,在送出设计光罩之前即能找出并修复串扰噪声(crosstalk noise)的问题,藉以降低硅重转(silicon re-spin)的必要性。

「台积电已在数个设计光罩案例中使用CeltIC来检查耦合噪声问题,」台积电营销副总胡正大表示,「我们对于其高精确度、智能型噪声脉冲(glitch)扫描功能、以及富有效率的执行速度等特性感到印象深刻。CeltIC是我们深次微米设计流程中一个整合起来的组件模块。」

为确保在0.13微米及以下等级能够较快速地量产,在设计时间-而非在送出设计光罩之后-便应进行信号完整性的分析。设计师们已经在数个台积电的设计案中,使用CeltIC来检查并修复串扰噪声错误。

「我们很高兴能够藉由台积电对CeltIC应用在其最新的设计参考流程中的这项选择来建立我们之间一个长远的关系,」Cadence IC营销副总Charlie Huang如此表示。台积电与Cadence认知到串扰噪声是一个关键性的设计问题,必须在整个设计流程中予以考虑。

CeltIC是一个应用在数字CMOS IC上、先进的串扰噪声分析工具,它可以计算串扰噪声对功能与时序延迟上的影响。它藉由分析并扩散传达噪声脉冲来验证电路的噪声免疫性以及确保电路的功能有效。它同时也能以SDF格式输出噪声所引出的时序延迟变化,以回授至静态时序分析。除此之外,它亦可以修复串扰噪声问题以及产生ECO给布局与绕线。CeltIC用ECHO模型处理数百万闸级平坦或阶层层级的SoC设计。CeltIC密合无痕地整合在Cadence Encounter与Cadence Silicon Ensemble-PKS(SE-PKS)中,它同时亦可独立地于第三方的布局与绕线、寄生参数(parasitic)抽取、与静态时序分析等工具中使用。CeltIC支持标准的组件库与接口格式。

關鍵字: 益华计算机  台積電  胡正大  Charlie Huang  EDA 
相关新闻
2025国际固态电路研讨会展科研实力 台湾21篇论文入选再创新高
Cadence获颁赠绿色系统夥伴奖 肯定协助台湾产业迈向绿色永续
新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
Ansys、台积电和微软合作 提升矽光子元件模拟分析速度达10倍
台积电扩大与Ansys合作 整合AI技术加速3D-IC设计
comments powered by Disqus
相关讨论
  相关文章
» 3D IC 设计入门:探寻半导体先进封装的未来
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» 挥别制程物理极限 半导体异质整合的创新与机遇
» 跨过半导体极限高墙 奈米片推动摩尔定律发展
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8C21FCAWKSTACUKE
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: [email protected]