账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
TSIA:DRAM制程奖励应维持0.18微米
 

【CTIMES / SMARTAUTO ABC_1 报导】    2005年10月03日 星期一

浏览人次:【1885】

经济部日前正进行两年一次「新兴重要策略性产业属于制造业及技术服务业部分奖励办法」之检讨,其中DRAM部份,拟将奖励范围修订为「DRAM(设计以制程0.13微米以下技术)」。台湾半导体产业协会在汇集会员厂商意见后,强烈建议将奖励范围维持在0.18微米门坎。

现今DRAM产品设计,配合制程技术之演进,有两种走向,一为大容量高密度标准型DRAM,如DDR/DDR II,制程采用0.13、0.11、0.09微米等,而利基型(特殊应用)DRAM,如LP SDRAM等,并不追求大容量、高密度,其制程仍采用0.18微米以下技术。不论是DDR/DDR II或是LP SDRAM,在设计上都有其深度与难度,均属高科技产品。

不同于DRAM制造业,DRAM IC设计业(Fabless)属专业IC设计公司,并非以制程技术之开发为主,而是以IC电路设计技术为其主要竞争核心;其供应市场系以特定型应用(Specialty DRAM)为主,必须以其设计技术提供各特定客户规格之所需。由于其制程条件并非自我掌控,更需要以设计技术弥补可能取得制程条件差异之影响;虽目前标准型DRAM之制程已微缩至0.11um;惟特定型应用之DRAM制程微缩至一极限后,反而受到封装条件的限制而无法适用。因此,就DRAM IC设计技术而言,维持在0.18um门坎应属合理。

關鍵字: DRAM  TSIA  动态随机存取内存 
相关新闻
Crucial扩展DDR5 Pro电竞记忆体产品组合 为游戏玩家提供更快速度
美光超高速时脉驱动器DDR5记忆体产品组合 可助新一波AI PC发展浪潮
美光32Gb伺服器DRAM通过验证并出货 满足生成式AI应用要求
台湾美光台中四厂正式落成启用 将量产HBM3E及其他产品
美光发布记忆体扩充模组 加速CXL 2.0应用
comments powered by Disqus
相关讨论
  相关文章
» 使用PyANSYS探索及优化设计
» 隔离式封装的优势
» MCU新势力崛起 驱动AIoT未来关键
» 功率半导体元件的主流争霸战
» NanoEdge AI 解决方案协助嵌入式开发应用


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8C1CAS1YKSTACUKE
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: [email protected]