帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Numerical授權Cadence採用超短波晶片設計流程
 

【CTIMES/SmartAuto 黃明珠 報導】   2000年06月16日 星期五

瀏覽人次:【2384】

益華電腦(Cadence)與超短波晶片設計驗證解決方案供應商Numerical Technologies共同宣佈將擴展雙方原有的技術授權協定,兩家公司計劃協力開發一套支援超短波半導體製造流路的全方位積體電路設計程序。

在兩方簽署的一份為期數年、金額數百萬美元的合約中,Cadence取得授權將Numerical的專利相位偏移技術加入Cadence客戶訂製(Custom)與胞元基置(Cell-based)兩種設計形態的超短波實作解決方案之門。Cadence稍早之前已得到Numerical授權,正全力把矽晶片比對電路佈局(Silicon VS. Layout;SiVL)與極近光波校正(Optical Proximity Correction;OPC)技術導入Cadence的設計流程中,這項合約將進一步擴展雙方的合作範圍。

當半導體供應商逐步邁向0.18微米及更小製程節點後,勢須及早引用相位偏移與極近光波校正(OPC)等超短波技術,以穩定地生產幾何尺寸實際小於光學刻板設備之248-nm波長的深次微米晶片,進而延長現有製造機台的使用壽命。截至目前為止,已有VLSI Technology、聯華電子、台積電、德州儀器、朗訊微電子及摩托羅拉等知名國際大廠宣佈採用Numerical的超短波設計解決方案。

超短波技術的問市為IC設計流程帶來了重大的變革,原本與設計製造密切相關的佈局、蝕刻影相及最終的晶片都會產生連串實質上的差異,最佳的解決方式是在早期的IC設計過程中,儘可能地引進最後晶片的各種資訊,才能有效地彌補超短波刻板與製程誤差所導致的損失。Cadence與Numerical均期望新一代結合相位偏移及極近光波校正(OPC)技術的IC設計流程,能夠順利地跨接0.18微米以下製程設計與生產間無可避免的物理缺口。

關鍵字: 益華電腦(CadenceNumerical Technologies  EDA 
相關新聞
Cadence獲頒贈綠色系統夥伴獎 肯定協助台灣產業邁向綠色永續
【東西講座】3D IC設計的入門課!
Cadence:AI 驅動未來IC設計 人才與市場成關鍵
Cadence和NVIDIA合作生成式AI項目 加速應用創新
Cadence與Arm聯手 推動汽車Chiplet生態系統
comments powered by Disqus
相關討論
  相關文章
» 3D IC 設計入門:探尋半導體先進封裝的未來
» 最佳化大量低複雜度PCB測試的生產效率策略
» 確保裝置互通性 RedCap全面測試驗證勢在必行
» ESG趨勢展望:引領企業邁向綠色未來
» 高階晶片異常點無所遁形 C-AFM一針見內鬼


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.172.68.245.102
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: [email protected]