帳號:
密碼:
最新動態
產業快訊
CTIMES / 文章 /
分析並除錯 DDR I、II和III時脈抖動問題
 

【作者: 安捷倫】   2009年07月03日 星期五

瀏覽人次:【12830】

DDR互通性及時脈抖動量測重要關鍵


DDR(雙倍資料速率同步動態隨機存取記憶體)技術的資料傳輸速率快速成長,使得互通性(interoperability)問題成為工程師的一大挑戰。基本上,互通性的問題要從實體層開始看起,而其中最關鍵的屬性之一,就是時脈信號的抖動效能。DDR介面的時脈信號是從記憶體控制器傳送到DDR晶片上,它是DDR系統中藉以產生所有其它信號的參考信號,如strobe、資料、位址和命令信號。因此,具有良好的時脈抖動效能極為重要,因為時脈信號的抖動會轉移到其它的信號。如果源頭之時脈信號的抖動效能不佳,其它信號的抖動問題也會變得很明顯。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
利用長期服務方案延長測試系統的生命週期
洞察關鍵 掌握趨勢
量測市場策略觀察 各有各的好
11ac測試難題迎刃而解!
安捷倫:量測儀器彈性化 一步一腳印
comments powered by Disqus
相關討論
  相關新聞
» Anritsu Tech Forum 2024 揭開無線與高速技術的未來視界
» 安立知獲得GCF認證 支援LTE和5G下一代eCall測試用例
» 資策會與DEKRA打造數位鑰匙信任生態系 開創智慧移動軟體安全商機
» 是德科技推動Pegatron 5G最佳化Open RAN功耗效率
» 是德科技PathWave先進電源應用套件 加速電池測試和設計流程


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BT29DRUYSTACUKG
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: [email protected]