账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
利用选择性电化学接触置换法制作铜导线
 

【作者: 蔡明蒔】2001年10月05日 星期五

浏览人次:【10207】

铜制程新挑战

从1998年IBM宣布铜导线晶片制程技术,利用铜镶嵌技术(Cu Damascene Technology)进行高效能晶片制作已不再是什么新闻。目前晶片制造商正着力于铜制程之模组技术及其制程整合以提升量产制程之良率。应用Cu Damascene process 于0.13微米线幅世代之技术挑战更胜之前0.25或0.18微米世代,主要之技术瓶颈在于导线线幅减小时对于缺陷(defect)的容忍度要求将更严苛,及介电层导线及引洞沟渠深宽比大幅增加,使阻障层及铜电镀晶种层沉积及铜电镀填充的困难度更高。


这将促使目前使用之物理气相沉积技术(PVD),继准直(collimated)及电浆游离(I-PVD)之技术改进后,改用原子层化学气相沉积技术(Atomic Layer Deposition, ALD CVD)以应用于0.1微米线幅以下阻障层及晶种层之沉积。其为传统CVD技术之改良,先通入低压金属前趋物以单一分子层吸附于晶圆受质上,再通入反应气体进行吸附金属还原沉积。沉积速率控制于10-50A/min,沉积厚度小于40A以下。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
ChipLink工具指南:PCIe® 交换机除错的好帮手
氢能竞争加速,效率与安全如何兼得?
智慧制造移转错误配置 OT与IT整合资安防线
创新光科技提升汽车外饰灯照明度
以模拟工具提高氢生产燃料电池使用率
comments powered by Disqus
相关讨论
  相关新闻
» AI推升全球半导体制造业Q3罕见成长 动能可??延续至年底
» 应材於新加坡举行节能运算高峰会 推广先进封装创新合作模式
» SEMI SMG:2024年Q3矽晶圆出货量增6%终端应用发展冷热不均
» 巴斯夫与Fraunhofer光子微系统研究所共厌 合作研发半导体产业创新方案10年
» 工研院IEK眺??2025年半导体产业 受AI终端驱动产值达6兆元


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8C228F37KSTACUKO
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: [email protected]